2022年碩士研究生復試考試自命題科目考試大綱
科目代碼:F0303 科目名稱:數字電子技術
一、考試要求
主要考查學生對邏輯代數基本概念的理解與掌握;對組合邏輯電路、時序邏輯電路分析與設計方法的理解與掌握;對邏輯門電路、脈沖波形產生與整形、半導體存儲器和可編程邏輯器件、模數/數模轉換器件等相關概念的理解與掌握;以及運用基本理論知識來分析設計實際數字電路及數字系統的能力。
二、考試內容
1.邏輯代數基礎
數制與碼制的基本概念,邏輯代數的基本概念、基本運算、描述方法及三大定理,邏輯函數的公式化簡法,邏輯函數的卡諾圖化簡法及具有無關項的邏輯函數及其化簡。
2.邏輯門電路
邏輯門電路的基本概念,半導體器件的開關特性,典型CMOS集成門電路和典型雙極型集成門電路,重點是TTL門電路的電路結構和工作原理,以及邏輯門電路使用注意事項的理解與應用。
3.組合邏輯電路
組合邏輯電路的結構及功能特點,基于門電路的組合邏輯電路的分析和設計方法,常用中規模組合邏輯電路(如編碼器、譯碼器、數據分配器、數據選擇器、加法器、數值比較器等)的工作原理、門級電路設計及MSI集成芯片應用,對組合邏輯電路中競爭-冒險現象的理解。
4.觸發器
觸發器概念和基本特點,同步、主從、邊沿等不同觸發類型觸發器的電路結構與狀態轉換分析,觸發器的邏輯功能及其描述方法。
5.時序邏輯電路
時序邏輯電路結構和功能上的基本特點、描述方法及分類,基于觸發器和門電路的時序邏輯電路的分析與設計,常用中規模時序邏輯電路(如計數器、移位寄存器、序列信號發生器、順序脈沖發生器等)的工作原理和相應中規模集成電路的功能分析與應用,對時序邏輯電路中競爭-冒險現象的理解。
6.半導體存儲器及可編程邏輯器件
半導體存儲及可編程邏輯器件的基本概念,發展狀況、分類及其技術指標,隨機存取存儲器(RAM)與只讀存儲器(ROM)的電路結構和特點,存儲器的容量擴展及應用舉例,ROM實現組合邏輯函數的方法,典型可編程邏輯器件(如CPLD、FPGA)的電路結構及特點。
7.脈沖波形的產生和整形
555時基電路的電路結構、工作原理,施密特觸發電路、單穩態觸發電路和多諧振蕩器等幾種典型脈沖產生與整形單元電路的特點及多種構成電路的工作原理,施密特、單穩態和多諧振蕩電路的典型應用。
8.DAC和ADC
數-模轉換(DAC)和模-數轉換(ADC)的基本概念及分類,典型DAC(如權電阻網絡DAC、倒T型電阻網絡DAC等)的工作原理及具體應用,DAC的主要性能指標;典型直接型ADC(如并聯比較型ADC、反饋比較型ADC等)的工作原理及電路特點,典型間接型ADC(如雙積分型ADC、V-F型ADC等)的工作原理及電路特點,ADC的主要性能指標。
三、考試形式
考試形式為閉卷、筆試,考試時間為2小時,滿分100分。
題型包括:填空題10分、選擇題20分、分析與設計題70分等。
四、參考書目
1.《數字電子技術基礎》.閻石主編.高等教育出版社,2016,第六版。
2.《數字電路與邏輯設計(Verilog HDL&Vivado版)》.湯勇明等主編.清華大學出版社,2017,第一版。
來源未注明“中國考研網”的資訊、文章等均為轉載,本網站轉載出于傳遞更多信息之目的,并不意味著贊同其觀點或證實其內容的真實性,如涉及版權問題,請聯系本站管理員予以更改或刪除。如其他媒體、網站或個人從本網站下載使用,必須保留本網站注明的"稿件來源",并自負版權等法律責任。
來源注明“中國考研網”的文章,若需轉載請聯系管理員獲得相應許可。
聯系方式:chinakaoyankefu@163.com
掃碼關注了解考研最新消息
網站介紹 關于我們 聯系方式 友情鏈接 廣告業務 幫助信息
1998-2022 ChinaKaoyan.com Network Studio. All Rights Reserved. 滬ICP備12018245號